嵌入式高速系统
PCB设计中
信号完整性问题,是确保嵌入式系统安全可靠性的基础。本文针对嵌入式
arm系统
PCB设计中,因电路布局和传输线阻抗失配造成信号反射而引起信号完整性的问题,通过对传输线效应和阻抗失配的理论分析,借助于Multi
SIM2001仿真分析软件中的
spiCE模型进行仿真研究。研究结果表明,阻抗匹配设计是解决传输线效应之信号完整性问题的关键,传输线模型的仿真结果与理论分析相符,基此,提出了避免传输线阻抗的不连续性和不要使用分支线的原理及方法,以期对嵌入式系统PCB设计具有一定的参考价值。
嵌入式ARM系统PCB设计中信号完整性的研究.pdf
(375.87 KB, 下载次数: 0 , 售价: 1 RD币)