立即注册
查看: 3437|回复: 18

8Gb(x32) 178ball-LPDDR3 H9CCNNN8GTMLAR_datasheet

已绑定手机
发表于 2019-10-13 17:11:15 | 显示全部楼层 |阅读模式 来自 广东省深圳市
8Gb(x32) 178ball-LPDDR3 H9CCNNN8GTMLAR_datasheet
特征:
[ FBGA ]
●作业温度
- (-30)oC ~ 85oC
● Package
- 178-ball FBGA
- 11.0x11.5mm2, 1.00t, 0.65mm pitch
- Lead & Halogen Free

[ LPDDR3 ]
VDD1 = 1.8V (1.7V to 1.95V)
VDD2, VDDCA and VDDQ = 1.2V (1.14V to 1.30)
HSUL_12接口(高速无终止逻辑1.2V)
用于命令、地址和数据总线的双数据速率架构
-所有控制和地址,除了CS_n,CKE锁定在时钟上升和下降的边缘。
-CS_n,CKE锁定在时钟上升边缘
-每个时钟周期访问两个数据

差分时钟输入(CK_t,CK_c)
双向差分数据选通(dqs_t,dqs_c)
-源同步数据事务对齐双向差分数据选通(dqs_t,dqs_c)
-读取操作时,数据输出对齐到数据选通(DQS_t,DQS_c)的边缘
-写入操作时,数据输入对齐到数据选通中心(DQS_t,DQS_c)

DM掩码在数据闪存的上升和下降边缘写入数据。
可编程RL(读延迟)和WL(写延迟)
可编程突发长度:8
支持自动刷新和自刷新
所有银行自动刷新和每个银行自动刷新支持
自动TCSR(温度补偿自制冷)
银行面罩和分段掩码的部分阵列自刷新(PASR)
驱动强度
DPD(深功率下降)
ZQ(校准)
ODT(关于模具终止)

原理框图
QQ截图20191013171547.png

游客,如果您要查看本帖隐藏内容请回复


开发板/核心板定制开发(技术支持):https://bbs.16rd.com/mall_list-2.html

已绑定手机
发表于 2019-11-14 09:33:47 | 显示全部楼层 来自 陕西省西安市
谢谢楼主分享。
已绑定手机
发表于 2020-2-6 17:19:15 来自手机 | 显示全部楼层 来自 陕西省西安市
谢谢楼主分亨,mcp比较省空间
已绑定手机
发表于 2020-4-8 12:41:44 | 显示全部楼层 来自 广西

_

感谢分享
已绑定手机
发表于 2020-4-8 13:49:13 | 显示全部楼层 来自 广东省深圳市

_


感谢分享
已绑定手机
发表于 2020-5-1 01:23:57 | 显示全部楼层 来自 广东省深圳市
666666666666666666666666666666666666
已绑定手机
发表于 2020-6-10 14:28:48 | 显示全部楼层 来自 广东省深圳市
学习一下,
已绑定手机
发表于 2020-7-7 15:59:30 | 显示全部楼层 来自 四川省成都市
感谢楼主的无私奉献
已绑定手机
发表于 2020-7-7 15:59:45 | 显示全部楼层 来自 四川省成都市
无私奉献,不胜感激
已绑定手机
发表于 2020-7-17 09:37:25 | 显示全部楼层 来自 广东省深圳市
H9CCNNN8GTMLAR支持自动刷新
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

合作/建议

TEL: 19168984579

工作时间:
周一到周五 9:00-11:30 13:30-19:30
  • 扫一扫关注公众号
  • 扫一扫打开小程序
Copyright © 2013-2024 一牛网 版权所有 All Rights Reserved. 帮助中心|隐私声明|联系我们|手机版|粤ICP备13053961号|营业执照|EDI证
在本版发帖搜索
扫一扫添加微信客服
QQ客服返回顶部
快速回复 返回顶部 返回列表