立即注册
查看: 1242|回复: 0

去耦电容的配置

已绑定手机
已实名认证
专业2G/3G/4G智能模块核心板,承接方案定制,
手机:18665375912(微信同号)或点下面的黑色字体

深圳市新移科技有限公司
发表于 2013-8-14 09:03:12 | 显示全部楼层 |阅读模式 来自 广东省深圳市
        PCB设计的常规做法之一是在印制板的各个关键部位配置适当的去耦电容。去耦电容的一般配置原则是:
(1) 电源输入端跨接10~100uF的电解电容器。如有可能接100pF以上的更好。
(2)原则上每个集成电路芯片都应布置一个女0.01pF的瓷片电容。如遇印制电路板空隙不够,可每4~8个芯片布置一个1~10pF的钽电容。
(3)对于抗噪能力弱、关断时电源变化大的元件,如RAM、ROM存储元件,应在芯片的电源线各地线之间加入去耦电容。
(4)电容引线不能过长,尤其是高频旁路电容不能有引线。此外应注意以下两点:
   a.在印制板中有接触器、继电器、按钮等元件时,操作是均会产生较大的火花放电,必须采用RC电路来吸收放电电流。一般R取1~2Kohm,C取2.2~4.7uF.
   b.CMOS的输入阻抗很高,易受干扰,因此在使用时对不使用的端口接地或接正电源。

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

合作/建议

TEL: 19168984579

工作时间:
周一到周五 9:00-11:30 13:30-19:30
  • 扫一扫关注公众号
  • 扫一扫打开小程序
Copyright © 2013-2024 一牛网 版权所有 All Rights Reserved. 帮助中心|隐私声明|联系我们|手机版|粤ICP备13053961号|营业执照|EDI证
在本版发帖搜索
扫一扫添加微信客服
QQ客服返回顶部
快速回复 返回顶部 返回列表