GL852G是Genesys Logic公司的高级4端口集线器解决方案,完全符合通用串行总线2.0版规范。GL852G实现了多个TT(注释) (Note1)架构,为每个下游(DS)端口提供专用TT(注释),当多个FS设备执行重载操作时,保证全速(FS)数据通过带宽。该控制器继承了Genesys Logic公司在成本和功耗高效串行接口设计方面的前沿技术。在全球范围内,GL852G已经证明了其兼容性、更低的功耗和更好的成本结构优于所有USB2.0 hub解决方案。
GL852G在内部掩模ROM上实现多个集线器配置特性,传统上需要一个外部EEPROM。微处理器在初始阶段检测通用I/O (GPIO)状态,配置集线器设置,如: (1)DSport数量, (2)复合设备的声明, (3)组/单个模式选择等。 如果应用程序不需要供应商指定的PID/VID或产品字符串,则可以删除外部EEPROM。
GL852G支持三种包类型,总结如下表所示。LQFP48/LQFN46包提供了完整的集线器功能,如: (1)每个DS端口的双色(绿色/琥珀色)状态led, (2)单独/组模式电源管理方案,显示DS端口过电流事件, (3)由GPIO设置配置的DS端口数设置, (4)通过GPIO设置配置的不可移动声明, (5)支持93C46和24C02 EEPROM (6)电源开关极性选择等。 QFN28/SSOP28包只支持部分集线器功能,但提供了更小的内存占用空间,目标是有限的 PCB布局环境,如嵌入式系统或UMPC/MID应用程序。 
注释1:TT(事务转换器)是USB 2.0 hub中的主要流量控制引擎,用于处理上游端口和下游端口之间的通讯速度不平衡2功能
2.1符合USB2.0规范
*4下游端口; *上游端口支持高速(HS)和全速(FS)流量; *下游端口支持 HS、FS和低速(LS)流量; *一个控制管道(端点0,64字节数据有效负载)和一个中断管道(端点1,1字节数据有效负载); *向下兼容USB1.1。
2.2 On-chip8位微处理器
*精简指令架构; *USB优化指令集; *双循环指令执行; *具有64字节RAM和2K内部ROM; *支持自定义PID, VID通过读取外部EEPROM; *通过读取外部EEPROM支持下游端口配置。
2.3多任务转换器(MTT)
*MTT为每个下游端口提供各自的TT控制逻辑。
2.4每个下游端口支持两种颜色的状态指示器,自动和手动模式符合USB2.0规范。 2.5内置上游端口1.5 kΩ引体向上和下游港口15 kΩ下拉电阻。 2.6支持个体和团体模式的电源管理和下游端口的过电流检测。 2.7符合USB 2.0规范的母线电源要求。 2.8自动切换自供电和母线供电模式。 2.10嵌入式锁相环支持外部12M Hz晶体/振荡器时钟输入。 2.11可选27/48M Hz振荡器时钟输入(仅限LQFP48/ LQFN46封装)。 2.12通过I/O引脚配置支持复合设备(下游端口不可拆卸)(仅限LQFP48/ LQFN46封装)。 2.13下游端口的数量可以配置由GPIO没有外部EEPROM(仅限LQFP48 / LQFN46封装)。 2.14内置5V至3.3V调压器。 2.15改善输出驱动器与回转率控制,以减少电磁干扰。 2.16内部电源故障检测ESD恢复。 2.17可用包装类型:48引脚LQFP, 28引脚QFN, 28引脚SSOP, 46引脚LQFN。 2.18应用: *独立USB集线器/ USB接口; *UMPC/MID主板上的应用程序; *消费电子内置枢纽应用; *内置监控中心; *嵌入式系统; *复合设备支持USB集线器功能,如键盘集线器应用。
3.管脚图 3.1 LQFP-48封装管脚图 3.2QFN-28封装管脚图 3.3SSOP-28封装管脚图 3.4LQFN-46封装管脚图 |