立即注册
查看: 891|回复: 1

[资料] 思特威SC1046设计应用指南

已绑定手机
发表于 2021-5-19 10:59:44 | 显示全部楼层 |阅读模式 来自 广东省佛山市
产品脚位信息:
SC1046的信号描述及对应引脚编号:
编号信号名引脚类型描述
A2AVDD电源3.3V模拟电源
A3DYO输出像素并行数据输出Bit[O]
A4DOVDD电源1.8V〜3.3V IO电源
A5PIXCLK输出像素同步时钟
A6AGND地线模拟地
A7LREF输出行同步信号
A8DY1输出像素并行数据输出Bit[l]
BlPWDN输入电源掉电信号输入(内置下拉电阻,高位有效)
B2AGND地线模拟地
B3FSYNC输出帧同步信号
B4DVDD电源1.5V数字电源
B5PIXGND地线Array ground
B6SVDD电源3.3V模拟电源
B7DY2输出像素并行数据输出Bit[2]
B8DY3输出像素并行数据输出Bit[3]
ClRESETB输入复位信号输入(内置上拉电阻,低位有效)
C2NCNANo connection
C3NCNANo connection


SC1046引脚图:
1.jpg

模组布板设计的注意事项:
1、设计模组时电源方案注意事项
为了获得更好的图像质量, AVDD、SVDD、PIXVDD、DOVDD 推荐使用相互隔离的 3.3V 电源供电。DVDD 是芯片的 Core 电压,它可以由 DVDD pin 直接提供 1.5V,也可以经由DOVDD pin 输入的电源,经过内部 LDO 产生 1.5V 电压(如需外部供电需要配置寄存器)。

2、外围应用注意事项
1. 设计电源模块时,LDO应尽可能放置在靠近芯片输入引脚处,电源线走线线宽最小不应该小于0.1mm;供给芯片AVDD的电源线要尽可能短;并且在每路电源供给芯片靠近引脚处需要分别放一个0.1uF滤波电容。
2. 设计地线时,分两路网络处理,AGND 和 DGND 要分开接;参考地线线宽为最小在 0.1mm—0.15mm 之间,在允许布线的条件下应尽可能加宽。
3. 各个电容尽可能靠近相应的引脚。并且走线应注意先经过滤波电容后再进 sensor;滤波电容是推荐的,省略可能会影响图像质量。
4. 电源走线时,不管采用那种供电方案都建议把 AVDD/SVDD/PIXVDD 和 DOVDD 分开走线。
5. OSC、XO、PIXCLK、FSYNC、LREF 的走线之间最好采用地线屏蔽或远离。
6. SCL、SDA 的走线应该尽量远离 OSC、XO、PIXCLK、D0、D1(低位高频数据 pin),或用地线屏蔽。
7. RESET_B(复位)、PWDN 的走线也应该尽量远离 OSC、XO、PIXCLK、DATA 信 号。
8. I2C 走线时必须加 5.1K (5.1K 是推荐值) 的上拉电阻。
9. 芯片的 NC 引脚在布线时直接悬空不接。
10. 芯片可采用无源晶振,直接连接到 0SC,XO 两端作为输入时钟信号,也可由 ISP芯片或有源晶振,直接提供时钟信号到 OSC 端口作为系统输入时钟。


2021-5-19 10:59 上传
文件大小:
766.17 KB
下载次数:
8
附件售价:
2 RD币  购买记录
思特威SC1046设计应用指南
本地下载 立即购买

16RD supports Paypal , Payment is calculated at the exchange rate of the day. Unable to download please contact 18902843661 (WhatsApp OR wechat number)

关于一牛网在微软浏览器(Microsoft Edge、IE浏览器)警报通告&解决方案!(无法下载直接更换浏览器即可)

*附件为作者发布,与本站无关,如有侵权,请联系客服删除



已绑定手机
发表于 2023-4-7 08:58:20 | 显示全部楼层 来自 北京市
谢谢分享
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

合作/建议

TEL: 19168984579

工作时间:
周一到周五 9:00-11:30 13:30-19:30
  • 扫一扫关注公众号
  • 扫一扫打开小程序
Copyright © 2013-2024 一牛网 版权所有 All Rights Reserved. 帮助中心|隐私声明|联系我们|手机版|粤ICP备13053961号|营业执照|EDI证
在本版发帖搜索
扫一扫添加微信客服
QQ客服返回顶部
快速回复 返回顶部 返回列表