立即注册
查看: 1108|回复: 8

[资料] Xiinx 7系列FPGA收发器架构二:收发器共享资源介绍

已绑定手机
发表于 2021-7-16 14:18:37 | 显示全部楼层 |阅读模式 来自 广东省深圳市
1.收发器共享资源概述
收发器共享资源除了图1 Quad内所红色标记的三种外,还包括复位和初始化、电源关电、回环测试、动态配置端口和数字监控器五部分结构。图1中显示了时钟相关结构的输入输出信号流向。
1.jpg

2.收发器共享资源使用
2.1输入参考时钟结构
输入参考时钟结构如图2所示。Xilinx FPGA基本都是采用端口(Port)和属性(Attribute)实现参数化组件控制。输入参考时钟必须通过IBUFDS_GTE2原句才能使用,这一点在图1所示的结构中可以看到。图3给出了使用GTX收发器时例化IBUFDS_GTE2的例子。例子中并没有显示原句的属性参数,这是因为该原句的属性均为预留,无需用户设置。
2.jpg

2.2参考时钟选择及分配结构
下图显示了GTXE2_COMMON参考时钟选择器结构,图中我们可看到每路时钟的来源:来自IBUFDS_GTXE2、Q(n-1)以及Q(n+1)。
3.jpg
那么这些时钟,在项目开发时又是如何选择的呢?在图5和图6中我们看到如何进行这些时钟的选择。图5中选择来自IBUFDS_GTXE2的参考时钟作为GTX收发器参考时钟。
4.jpg
同样,对于该组件Xilinx FPGA也是采用端口和属性来进行参数化控制。我们在项目开发时通常采用Xilinx提供的收发器向导通过GUI图形界面方式来实现控制,而不是通过繁琐的的输入参数来实现。当我们通过GUI实现参数配置后,软件在生成源码文件时自动回帮我们生成好。

更多内容请下载附件查看
游客,如果您要查看本帖隐藏内容请回复
已绑定手机
发表于 2021-11-22 14:38:42 | 显示全部楼层 来自 北京市朝阳区
11111111111111111111111
发表于 2021-12-9 09:14:13 | 显示全部楼层 来自 广东省深圳市
222222222222222222222
已绑定手机
发表于 2021-12-11 13:40:25 | 显示全部楼层 来自 广东省深圳市
谢谢分享 学习了
已绑定手机
发表于 2022-6-24 09:55:49 | 显示全部楼层 来自 陕西省西安市
谢谢分享 学习了
已绑定手机
发表于 2022-8-22 17:10:40 | 显示全部楼层 来自 四川省成都市
写的很好
已绑定手机
发表于 2023-3-9 10:24:43 | 显示全部楼层 来自 湖北省武汉市
6666666666
已绑定手机
发表于 2023-3-9 10:44:22 | 显示全部楼层 来自 湖北省武汉市
1111111111111111111111111111
已绑定手机
发表于 2023-3-21 09:06:20 | 显示全部楼层 来自 广东省深圳市南山区
看看看看,学习
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

合作/建议

TEL: 19168984579

工作时间:
周一到周五 9:00-11:30 13:30-19:30
  • 扫一扫关注公众号
  • 扫一扫打开小程序
Copyright © 2013-2024 一牛网 版权所有 All Rights Reserved. 帮助中心|隐私声明|联系我们|手机版|粤ICP备13053961号|营业执照|EDI证
在本版发帖搜索
扫一扫添加微信客服
QQ客服返回顶部
快速回复 返回顶部 返回列表