立即注册
查看: 1407|回复: 8

[资料] Altera MAXII CPLD用户指南

已绑定手机
已实名认证
发表于 2022-4-21 09:58:50 | 显示全部楼层 |阅读模式 来自 广东省深圳市
MAXII系列瞬时启动、非易失性CPLD基于0.18-µm、6层金属闪存工艺,具有240到2,210个逻辑元件(LE)(128到2,210个等效宏单元)的密度,并且8Kbits的非易失性存储。与其他CPLD架构相比,MAXII器件提供高I/O数量、快速性能和可靠适配。MAXII器件具有MultiVolt内核、用户闪存(UFM)块和增强的系统内可编程性(ISP),旨在降低成本和功耗,同时为总线桥接、I/O扩展、电源等应用提供可编程解决方案-复位(POR)和排序控制,以及器件配置控制。

MAX II CPLD具有以下特性:
■ 低成本、低功耗的CPLD
■ 即时启动、非易失性架构
■ 待机电流低至 25 µA
■ 提供快速传播延迟和时钟到输出时间
■ 提供四个全局时钟,每个逻辑阵列块 (LAB) 有两个可用时钟
■ UFM 块高达 8 Kbits,用于非易失性存储
■ MultiVolt 内核可为器件提供 3.3 V/2.5 V 或 1.8 V 的外部电源电压
■ 支持 3.3-V、2.5-V、1.8-V 和 1.5-V 逻辑电平的 MultiVolt I/O 接口
■ 总线友好型架构,包括可编程压摆率、驱动强度、总线保持和可编程上拉电阻
■ 施密特触发器启用抗噪输入(每个引脚可编程)
■ I/O 完全符合外围组件互连特殊兴趣组 (PCI SIG) PCI 本地总线规范修订版 2.2,适用于 66 MHz 下的 3.3-V 操作
■ 支持热插拔
■ 符合 IEEE Std 1149.1-1990 的内置联合测试行动组 (JTAG) 边界扫描测试 (BST) 电路
■ ISP 电路符合 IEEE Std 1532

MAXII系列功能
FeatureEPM240 EPM240GEPM570 EPM570GEPM1270 EPM1270GEPM2210 EPM2210GEPM240ZEPM570Z
LEs2405701,2702,210240570
Typical Equivalent Macrocells1924409801,700192440
Equivalent Macrocell Range128 to 240240 to 570570 to 1,2701,270 to 2,210128 to 240240 to 570
UFM Size (bits)8,1928,1928,1928,1928,1928,192
Maximum User I/O pins8016021227280160
tpDi (ns)4.75.46.27.07.59.0
fcNT(MHz)304304304304152152
tsu (ns)1.71.21.21.22.32.2
tco (ns)4.34.54.64.66.56.7


MAXII架构
MAXII器件包含一个基于行和列的二维架构来实现自定义逻辑。行和列互连提供逻辑阵列块(LAB)之间的信号互连。
逻辑阵列由LAB组成,每个LAB中有10个逻辑元件(LE)。LE是一个小型逻辑单元,可有效实现用户逻辑功能。LAB在设备中按行和列分组。MultiTrack互连提供了LAB之间的快速粒度时序延迟。与全局布线互连结构相比,LE之间的快速布线为增加的逻辑级别提供了最小的时序延迟。
MAXII器件I/O管脚由位于器件外围周围LAB行和列末端的I/O元件(IOE)供电。每个IOE都包含一个双向I/O缓冲器,具有多种高级功能。I/O引脚支持施密特触发器输入和各种单端标准,例如66-MHz、32位PCI和LVTTL。
MAXII器件提供全局时钟网络。全局时钟网络由四个全局时钟线组成,驱动整个器件,为器件内的所有资源提供时钟。全局时钟线还可用于控制信号,例如清除、预设或输出使能。
1.jpg
每个MAXII器件在其平面图中都包含一个闪存块。在EPM240设备上,此块位于设备的左侧。在EPM570、EPM1270和EPM2210器件上,闪存块位于器件的左下方区域。这种闪存存储的大部分被划分为专用配置闪存(CFM)块。CFM块为所有SRAM配置信息提供非易失性存储。CFM在上电时自动下载和配置逻辑和I/O,提供即时启动操作。

逻辑阵列块
每个LAB由10个LE、LE进位链、LAB控制信号、本地互连、查找表(LUT)链和寄存器链连接线组成。一个LAB有26个可能的唯一输入,另外10个本地反馈输入线由同一LAB中的LE输出馈送。本地互连在同一LAB中的LE之间传输信号。LUT链连接将一个LE的LUT的输出传输到相邻的LE,以便在同一LAB内实现快速顺序LUT连接。寄存器链连接将一个LE寄存器的输出传输到LAB内的相邻LE寄存器。Quartus®II软件将相关逻辑放置在一个LAB或相邻的LAB中,允许使用本地、LUT链和寄存器链连接来提高性能和面积效率。图2-3显示了MAXIILAB。
2.jpg

LAB互连
LAB本地互连可以驱动同一LAB内的LE。LAB本地互连由同一LAB内的列和行互连以及LE输出驱动。左右相邻的LAB也可以通过DirectLink连接驱动LAB的本地互连。DirectLink连接功能最大限度地减少了行和列互连的使用,提供了更高的性能和灵活性。每个LE可以通过快速本地和DirectLink互连驱动30个其他LE。图2–4显示了DirectLink连接。

更多详细内容请下载附件查看
游客,如果您要查看本帖隐藏内容请回复

已绑定手机
发表于 2022-4-23 09:25:05 | 显示全部楼层 来自 北京市
谢谢分享!
已绑定手机
发表于 2022-4-24 18:28:27 | 显示全部楼层 来自 广东省深圳市
谢谢分享
已绑定手机
发表于 2022-9-20 11:07:11 | 显示全部楼层 来自 陕西省西安市
每个LE可以通过快速本地和DirectLink互连驱动
已绑定手机
发表于 2022-10-30 16:34:35 | 显示全部楼层 来自 上海市
支持楼主继续分享
已绑定手机
发表于 2022-12-4 17:19:25 | 显示全部楼层 来自 湖南省湘潭市
666,支持,支持
已绑定手机
发表于 2022-12-29 11:53:09 | 显示全部楼层 来自 广东省深圳市
已绑定手机
发表于 2023-1-29 23:11:49 | 显示全部楼层 来自 北京市
谢谢分享,学习了
已绑定手机
发表于 2024-3-9 15:09:02 | 显示全部楼层 来自 四川省成都市
多谢分享
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

合作/建议

TEL: 19168984579

工作时间:
周一到周五 9:00-11:30 13:30-19:30
  • 扫一扫关注公众号
  • 扫一扫打开小程序
Copyright © 2013-2024 一牛网 版权所有 All Rights Reserved. 帮助中心|隐私声明|联系我们|手机版|粤ICP备13053961号|营业执照|EDI证
在本版发帖搜索
扫一扫添加微信客服
QQ客服返回顶部
快速回复 返回顶部 返回列表