本 LSI
用户手册描述了 KM101LR05D/04D/03D。产品规格的详细描述主要是关于 KM101LR05D。关于各个产品之间的差异,请参见[1.3 产品规格比较]和 [1.4.1 引脚配置]。
VDD18 电压 复位解除后,复位解除后的振荡稳定等待时间和ROM容量因各产品的ROM名称而异。
硬件功能特点:
在本文档中,分频时钟及其频率描述如下:
分频时钟:时钟名称/n(n:分频比)
频率:fClock 名称
-
CPU核心
- AM13L 核心
- LOAD-STORE 架构(3 级或 4 级流水线)
-机器周期和工作电压
- 高速模式
100 ns / 10 MHz(最大值)(VDD30:1.8 V 至 3.6 V)
1.0 μs / 1 MHz(最大值)(VDD30:1.3 V 至 3.6 V)
- 低速模式:25μs / 40 kHz(最大值)(VDD30:1.1 V 至 3.6 V)
-操作模式
- 正常模式(高速模式)
- 慢速模式(低速模式)
- HALT模式(高速/低速模式)
- 停止模式
-
嵌入式内存
- ROM (ReRAM):64KB
- 内存:4KB
- ReRAM规范
- 编程电压 (VDD30):1.8V至3.6V
- 程序循环:1000次(程序区)、100000次(数据区)
- 数据可以字节重写,无需数据擦除。
- 时钟振荡器(4个电路)
- 外部低速振荡 (SOSCCLK):32.768kHz(晶体或陶瓷)
- 外部高速振荡 (HOSCCLK):高达10MHz(晶体或陶瓷)
- 内部低速振荡 (SRCCLK):40kHz±20 %(VDD30:1.1V至3.6V)
- 内部高速振荡 (HRCCLK):10/8MHz±3 %(VDD30:1.8V至3.6V)
1MHz±10 %(VDD30:1.3V至3.6V)
产品规格的比较
Function | SPECification | KM101LR05D | KM101LR04D | KM101LR03D |
Port | I/O port | 69 pins | 53 pins | 37 pins |
N-Channel transistor drive strength | 55 pins | 41 pins | 27 pins |
Interrupt | Internal interrupt | 31 | 31 | 31 |
External interrupt | 8
(7: IRQ0-6, 1: KEY0-7) | 8
(7: IRQ0-6, 1: KEY1-7) | 8
(7: IRQ0-6, 1: KEY1-5) |
Timer 5 | Timer I/O | TM5IO | TM5IO | TM5IO |
Timer 9 | Timer I/O | TM9IO | TM9IO | - (*1) |
Serial interface 1 | | √ | √ | √ |
Serial interface 3 | Serial communication pins | SBO3/SDA3 SBT3/SCL3 SBI3 SBCS3 | SBO3/SDA3 SBT3/SCL3 SBI3 SBCS3 | SBO3/SDA3 SBT3/SCL3 |
Clock synchronous | 2, 3 or 4-wire | 2, 3 or 4-wire | 2-wire |
SPI compatible | √ | √ | - (*2) |
Buzzer | Buzzer output /Inverted buzzer output | BUZ NBUZ | BUZ NBUZ | BUZ NBUZ |
ADC | Analog input | 8 pins (ANO-7) | 6 pins (AN2-7) | 4 pins (AN2-5) |
LCD driver | Segment output | 43 pins (SEG0-42)
/39 pins (SEG4-42) | 31 pins (SEG0-30) | 21 pins (SEG0-20) |
Common output | 4 pins (COM0-3)
/8 pins (COM0-7) | 4 pins (COM0-3) | 4 pins (COM0-3) |
Oscillation | | HOSCCLK
SOSCCLK
HRCCLK
SRCCLK | HOSCCLK
SOSCCLK
HRCCLK
SRCCLK | HOSCCLK
SOSCCLK
HRCCLK
SRCCLK |
Package | | 80-pin TQFP | 64-pin TQFP | 48-pin TQFP |
更多详细内容请下载附件查看