立即注册
查看: 821|回复: 6

[资料] 半导体制造工艺流程

已绑定手机
发表于 2022-6-7 09:54:43 | 显示全部楼层 |阅读模式 来自 广东省深圳市南山区
一、晶圆处理制程
• 晶圆处理制程之主要工作为在矽晶圆上制作电路与电子元件(如电晶体、电容体、逻辑闸等),为上述各制程中所需技术最复杂且资金投入最多的过程 ,以微处理器(Microprocessor)为例,其所需处理步骤可达数百道,而其所需加工机台先进且昂贵,动辄数千万一台,其所需制造环境为为一温度、湿度与 含尘(Particle)均需控制的无尘室(CleanRoom),虽然详细的处理程序是随著产品种类与所使用的技术有关;不过其基本处理步骤通常是晶圆先经过适 当的清洗(Cleaning)之後,接著进行氧化(Oxidation)及沈积,最後进行微影、蚀刻及离子植入等反覆步骤,以完成晶圆上电路的加工与制作。

二、晶圆针测制程
• 经过Wafer Fab之制程後,晶圆上即形成一格格的小格 ,我们称之为晶方或是晶粒(Die),在一般情形下,同一片晶圆上皆制作相同的晶片,但是也有可能在同一片晶圆 上制作不同规格的产品;这些晶圆必须通过晶片允收测试,晶粒将会一一经过针测(Probe)仪器以测试其电气特性,而不合格的的晶粒将会被标上记号(Ink Dot),此程序即 称之为晶圆针测制程(Wafer Probe)。然後晶圆将依晶粒为单位分割成一粒粒独立的晶粒

三、IC构装制程
• IC構裝製程(Packaging):利用塑膠或陶瓷包裝晶粒與配線以成積體電路
• 目的:是為了製造出所生產的電路的保護層,避免電路受到機械性刮傷或是高溫破壞。

半导体制造工艺分类:
1.jpg
一 双极型IC的基本制造工艺:
• A 在元器件间要做电隔离区(PN结隔离、全介质隔离及PN结介质混合隔离):ECL(不掺金) (非饱和型) 、TTL/DTL (饱和型) 、STTL (饱和型)
• B 在元器件间自然隔离:I2L(饱和型)

二 MOSIC的基本制造工艺:
根据栅工艺分类
• A 铝栅工艺
• B 硅 栅工艺
• 其他分类
1 、(根据沟道) PMOS、NMOS、CMOS
2 、(根据负载元件)E/R、E/E、E/D

三 Bi-CMOS工艺:
• A 以CMOS工艺为基础:P阱 N阱
• B 以双极型工艺为基础

双极型集成电路和MOS集成电路优缺点
• 双极型集成电路
中等速度、驱动能力强、模拟精度高、功耗比较大
• CMOS集成电路
低的静态功耗、宽的电源电压范围、宽的输出电压幅度(无阈值损失),具有高速度、高密度潜力;可与TTL电路兼容。电流驱动能力低

半导体元件制造过程
前段(Front End)制程---前工序
晶圆处理制程(Wafer Fabrication;简称 Wafer Fab)

典型的PN结隔离的掺金TTL电路工艺流程
2.jpg

更多详细内容请下载附件查看
游客,如果您要查看本帖隐藏内容请回复

已绑定手机
发表于 2022-6-7 10:20:22 | 显示全部楼层 来自 广东省深圳市
谢谢分享  
发表于 2022-6-8 15:55:45 | 显示全部楼层 来自 上海市
谢谢分享
已绑定手机
发表于 2022-6-8 15:56:00 | 显示全部楼层 来自 上海市
学习学习
已绑定手机
发表于 2022-9-1 20:49:39 | 显示全部楼层 来自 湖北省
不错不错不错不错不错
已绑定手机
发表于 2022-9-16 18:33:24 | 显示全部楼层 来自 广东省广州市
感谢分享~~~~~
已绑定手机
发表于 2022-9-19 16:18:43 | 显示全部楼层 来自 广东省广州市
谢谢分享~~~~~~~
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

合作/建议

TEL: 19168984579

工作时间:
周一到周五 9:00-11:30 13:30-19:30
  • 扫一扫关注公众号
  • 扫一扫打开小程序
Copyright © 2013-2024 一牛网 版权所有 All Rights Reserved. 帮助中心|隐私声明|联系我们|手机版|粤ICP备13053961号|营业执照|EDI证
在本版发帖搜索
扫一扫添加微信客服
QQ客服返回顶部
快速回复 返回顶部 返回列表