本文档主要介绍
hi3516DV300
芯片方案的硬件原理图设计、
PCB设计、单板热设计建议等。本文档提供 Hi3516DV300 芯片的
硬件设计方法。
1、原理图设计
1.1 小系统外部电路要求
1.1.1 Clocking电路
通过芯片内部的反馈电路与外部的 24MHz 晶体振荡电路一起构成系统时钟电路。推荐晶振连接方式及器件参数如图 1-1 所示。
Hi3516DV300 内置 RTC,单板需要给 RTC 提供时钟电路,晶振连接方式及器件参数如 图 1-2 所示。
1.1.2 复位电路
Hi3516DV300支持内部 POR(Power on Reset)复位,不支持外部复位。
主芯片上电后由内部 POR 电路对整个芯片进行复位(复位脉冲宽度约为 32ms)。
推荐客户采用 Hi3516DV300 芯片 T3 管脚 SYS_RSTN_OUT 输出复位信号来复位与小系统相关的外设(例如:存放 boot 的 flash 器件),SYS_RSTN_OUT 加 1K 下拉电阻。
SYS_RSTN_OUT 信号的电平与 DVDD3318_FLASH(Hi3516DV300 的 R5 pin)保持一致。
1.1.4 电源管理(PMC)
电路设计
1.1.4.1 接口介绍
电源管理(PMC)模块可以对非常电区的供电模块进行使能控制,接收按键信号/上升沿信号进行上下电控制以及接收外设输出的唤醒信号,从而实现产品的待机和唤醒功能。
该模块的详细功能及开关机逻辑描述请参考《Hi3516DV300 专业型 Smart IP Camera SoC用户指南》3.10“电源管理与低功耗模式”章节。
1.1.4.2 电路设计
PMC 模块供电管脚为 AVDD_BAT、DVDD3318_PC。
●AVDD_BAT:RTC模块供电电源,供电范围1.6V~3.6V。使用常电区功能时,该管脚必须接电池或其他不掉电的电源。
●DVDD3318_PC:常电区的1.8V或3.3V电源。
对 PMC 模块进行硬件设计时,还有以下管脚需要注意:
●PWR_RSTN:PMC 模块复位管脚,低电平有效。该管脚上必须设计一个 RC 复位电路,电阻和电容的选型请参考 HI3516DV300DMEB 原理图设计文件。
●使用 PMC 模块来实现HI3516DV300的待机、唤醒功能时,由于 PMC 模块的工作时钟来自RTC模块,所以使用 PMC 功能时,RTC模块必须供电,RTC电路也必须正常设计。
●PWR_BUTTON用于对接开机按键,PWR_STARTUP上升沿可触发开机,PWR_SEQ0/ PWR_SEQ1用于使能需要受控的DC-DC或LDO,PWR_EN用于使能WIFI或BT模块等需要待机工作的模块,PWR_WAKEUP用于接收唤醒信号。
1.1.4.3 待机场景下 RTC&PMC 的电源方案
在不同的待机工作状态下,RTC 和 PMC 有如下几种组合,不同组合下电源的接法建议方案如表 1-3 所示。
方案 | 工作状态 | 电源管脚处理方式 |
RTC | PMC/GPIO | AVDD_BAT | DVDD3318_PC |
方案1 | 不使用 | 不使用 | 悬空 | DVDD3318_PC 接数字1.8V函3.3V 电源 |
方案2 | 不使用 | 使用GPIO | 悬空 | DVDD3318_PC 接数字1.8V函3.3V 电源 |
方案3 | 使用 | 不使用 | 接电池(电压不超过3.6V)或者其他不下电的电源 | DVDD3318_PC 接数字1.8V或3.3V 电源 |
2、PCB设计
2.1 电源与滤波电容设计
2.1.1 DVDD 电源
DVDD 电源的滤波电容容值、数量和布局要求复制 HI3516DV300DMEB 的设计。
滤波电容类型、数量和布局
去耦电容布局要求如下:
● DVDD 电源域的滤波电容组合为 4.7uF*3+220 nF *4+100nF*2。
● 滤波电容的摆放位置必须参考 HI3516DV300DMEB 的设计
2.1.2 DDR IO 电源设计
设计时滤波电容类型、数量和布局要求复制 HI3516DV300DMEB 的设计。
滤波电容类型、数量和布局
去耦电容布局要求如下:
● DDR IO电源域的滤波电容组合为 4.7uF*3+220 nF *3。
● 滤波电容的摆放位置必须参考 HI3516DV300DMEB 的设计
VDDIO_DDR_CK 需要使用磁珠与 1.5V/1.35V 电源隔离,靠近芯片管脚处放置 1 个2.2uF 的电容。
更多详细内容请下载附件查看
Hi3516CV500/Hi3516DV300 SDK下载
https://bbs.16rd.com/thread-590181-1-1.html