立即注册
查看: 3980|回复: 35

[资料] 全志XR829电路原理图应用说明手册

已绑定手机
发表于 2022-7-25 09:48:14 | 显示全部楼层 |阅读模式 来自 广东省深圳市
1. 总体介绍
- XR829是一款全集成2.4GHz Wi-Fi&Bluetooth二合一芯片
- 支持WLAN 802.11 b/g/n ,支持SDIO 2.0接口。
- 支持BT V4.2双模(BT/BLE)工作模式,HCI(最高4M波特率UART)和PCM接口。

2. XR829电路原理图
- XR829外围参考电路如下图所示:
1.jpg

- XR829射频输出端口(ANT pin)无需匹配电路,但可预留天线PI型匹配电路,如下图所示。
- 为了方便天线PI型匹配电路的调试,在射频输出端口与天线间预留0Ω电阻WR1,如下图所示。
2.jpg

- XR829支持不同频率的有源晶振和无源晶体,详见XR829数据手册
- 使用无源晶体时可以通过调整外部电容使频率误差达到设计要求。以下面图示无源晶体为例:
» 晶体两边匹配电容默认值为20 pF,如下图WC13和WC14。
» 若频率误差偏大,可适当增加电容容值;反之则减小电容容值。
» 频率误差越接近0 ppm,输出频率精度越高。
3.jpg

- CLKREQOUT信号在搭配珠海全志科技股份有限公司部分AP芯片(集成有DCXO模块)的省 晶振方案中使用,如不使用,该pin NC。
- XR829的LPCLK信号仅支持外部32K/32.768K时钟输入。
- XR829的SDIO接口在AP端需要上拉电阻,默认选择33K Ohm。
- BT-WAKE-AP和WL-WAKE-AP需要连接到AP上有中断功能的GPIO。

- VDD14_xx可通过LDO和DCDC两种方式提供;
» LDO方式:LDO_SEL上拉至VDDIO,同时断开VLX与SENSE之间的连接,可参考下图连接。
4.jpg
» DCDC方式:LDO_SEL下拉至GND,同时电感WL1使VLX管脚与SENSE管脚之间构成反馈回路, WL使用2.2uH以上,可参考下图连接。
5.jpg

- XR829供电电压:
SymbolVoltage Range(V)Max Current(mA)
MinTypMax
VBAT33.65.5400
VDDIO1.621.8/3.33.610


- 为了优化总的电源功耗,需特别注意电源端的电源效率。
- VBAT可以直接电池或5V电源供电,VDDIO由各AP平台上PMU供电,这样总供电效率高。
- VBAT也可以和VDDIO连在一起,由PMU供电。
- WC8靠近WL1管脚放置,其他电容靠近相应芯片pin脚放置。

更多详细内容请下载附件查看
游客,如果您要查看本帖隐藏内容请回复
已绑定手机
发表于 2022-7-25 22:35:39 | 显示全部楼层 来自 广东省中山市
谢谢分享!
已绑定手机
发表于 2022-8-9 16:14:00 | 显示全部楼层 来自 浙江省杭州市
很好的资料
已绑定手机
发表于 2022-8-15 11:33:30 | 显示全部楼层 来自 上海市
下载看看
已绑定手机
发表于 2022-9-29 11:03:22 | 显示全部楼层 来自 广东省深圳市
感谢分享
已绑定手机
发表于 2022-10-17 16:08:35 | 显示全部楼层 来自 北京市丰台区
11111111111111111111111
已绑定手机
发表于 2022-11-25 14:06:35 | 显示全部楼层 来自 陕西省西安市
感谢分享资料
已绑定手机
发表于 2022-12-6 15:44:45 | 显示全部楼层 来自 广东省深圳市
谢谢!!!XR829
已绑定手机
发表于 2022-12-27 16:50:55 | 显示全部楼层 来自 广东省广州市越秀区
谢谢分享
已绑定手机
发表于 2023-1-12 15:10:48 | 显示全部楼层 来自 江苏省南京市
非常有用的资料,感谢分享!
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

合作/建议

TEL: 19168984579

工作时间:
周一到周五 9:00-11:30 13:30-19:30
  • 扫一扫关注公众号
  • 扫一扫打开小程序
Copyright © 2013-2024 一牛网 版权所有 All Rights Reserved. 帮助中心|隐私声明|联系我们|手机版|粤ICP备13053961号|营业执照|EDI证
在本版发帖搜索
微信客服扫一扫添加微信客服
QQ客服返回顶部
快速回复 返回顶部 返回列表